Seguir
Lucas Bragança
Lucas Bragança
Estudante de Doutorado em Ciência da Computação, Universidade Federal de Viçosa - Campus Florestal
Dirección de correo verificada de ufv.br
Título
Citado por
Citado por
Año
Google Colab CAD4U: Hands-on cloud laboratories for digital design
M Canesche, L Bragança, OPV Neto, JA Nacif, R Ferreira
2021 IEEE International Symposium on Circuits and Systems (ISCAS), 1-5, 2021
332021
Ready: A fine-grained multithreading overlay framework for modern cpu-fpga dataflow applications
LBD Silva, R Ferreira, M Canesche, MM Menezes, MD Vieira, J Penha, ...
ACM Transactions on Embedded Computing Systems (TECS) 18 (5s), 1-20, 2019
242019
Exploring the dynamics of large-scale gene regulatory networks using hardware acceleration on a heterogeneous cpu-fpga platform
LB da Silva, D Almeida, JAM Nacif, I Sánchez-Osorio, ...
2017 International Conference on ReConFigurable Computing and FPGAs …, 2017
172017
ADD: Accelerator Design and Deploy‐A tool for FPGA high‐performance dataflow computing
J C. Penha, L B. Silva, J M. Silva, KK Coelho, H P. Baranda, JA M. Nacif, ...
Concurrency and Computation: Practice and Experience 31 (18), e5096, 2019
102019
From java to fpga: an experience with the intel harp system
P Caldeira, JC Penha, L Bragança, R Ferreira, JAM Nacif, R Ferreira, ...
2018 30th International Symposium on Computer Architecture and High …, 2018
102018
Simplifying HW/SW integration to deploy multiple accelerators for CPU-FPGA heterogeneous platforms
L Bragança, F Alves, JC Penha, G Coimbra, R Ferreira, JAM Nacif
Proceedings of the 18th International Conference on Embedded Computer …, 2018
92018
Reshape: A run-time dataflow hardware-based mapping for cgra overlays
M Vieira, M Canesche, L Bragança, J Campos, M Silva, R Ferreira, ...
2021 IEEE International Symposium on Circuits and Systems (ISCAS), 1-5, 2021
82021
Designing a collision detection accelerator on a heterogeneous CPU-FPGA platform
FAM Alves, P Jamieson, LB da Silva, RS Ferreira, JAM Nacif
2017 International Conference on ReConFigurable Computing and FPGAs …, 2017
72017
An open source custom k-means generator for aws cloud fpga accelerators
L Bragança, M Canesche, J Penha, W Carvalho, G Comarela, JAM Nacif, ...
2021 XI Brazilian Symposium on Computing Systems Engineering (SBESC), 1-8, 2021
52021
Hpcgra-an orthogonal designed cgra generator for high performance spatial accelerators
L Silva, M Canesche, R Ferreira, JA Nacif
Anais do XXI Simpósio em Sistemas Computacionais de Alto Desempenho, 25-36, 2020
52020
Bloomtime: space-efficient stateful tracking of time-dependent network performance metrics
RDG Pacífico, LB Silva, GR Coelho, PG Silva, AB Vieira, MAM Vieira, ...
Telecommunication Systems 74, 201-223, 2020
52020
An open-source cloud-fpga gene regulatory accelerator
L Bragança, J Penha, M Canesche, D Ribeiro, JAM Nacif, R Ferreira
Anais do XXII Simpósio em Sistemas Computacionais de Alto Desempenho, 240-251, 2021
42021
Add-uma ferramenta de projeto de aceleradores com dataflow para alto desempenho
J Penha, L Bragança, D Almeida, J Nacif, R Ferreira
Anais do XVIII Simpósio em Sistemas Computacionais de Alto Desempenho, 2017
42017
Ensinando arquiteturas vetoriais utilizando um simulador de instruções MIPS
F Alves, D Almeida, LB Silva, AB Gomes, RS Ferreira, JAM Nacif
International Journal of Computer Architecture Education (IJCAE) 4 (1), 9-12, 2015
42015
A gpu/fpga-based k-means clustering using a parameterized code generator
JC Penha, L Bragança, K Coelho, M Canesche, J Silva, G Comarela, ...
2018 Symposium on High Performance Computing Systems (WSCAD), 61-69, 2018
32018
Virtual reconfigurable functional units on shared-memory processor-fpga systems
F Passe, VCR Vasconcelos, R Ferreira, LB Silva, JA Nacif
SFORUM-Chip in the Mountains, 2016
32016
Hpyc-fpga-integraçao de aceleradores em fpga de alto desempenho com python para jupyter notebooks
LB da Silva, JC Penha, DV Ribeiro, A Silva, JAM Nacif, R Ferreira
Anais do XXIII Simpósio em Sistemas Computacionais de Alto Desempenho, 193-204, 2022
22022
Plain: Ferramenta para Desenvolvimento de Aceleradores para Overlays em FPGA na Nuvem em Tempo de Execução
F Passe, L Bragança, M Canesche, F Cathoud, J Nacif, R Ferreira
Anais do XXI Simpósio em Sistemas Computacionais de Alto Desempenho, 13-24, 2020
22020
Avaliaçao de desempenho na comunicaçao em redes acústicas aquáticas utilizando modems reais de baixo custo
TT Almeida, L Brangança, R Antônio, F Lima, MAM Vieira, JGR Júnior, ...
Anais do VIII Simpósio Brasileiro de Computação Ubíqua e Pervasiva, 937-946, 2016
22016
Fast flow cloud: A stream dataflow framework for cloud FPGA accelerator overlays at runtime
L Bragança, M Canesche, J Penha, J Campos, JAM Nacif, RS Ferreira
Concurrency and Computation: Practice and Experience 35 (17), e6977, 2023
12023
El sistema no puede realizar la operación en estos momentos. Inténtalo de nuevo más tarde.
Artículos 1–20